Neste artigo apresentada a implementa o de um circuito codificador e descodificador de Huffman com clock gated. O circuito de Huffman projetado com clock gated, uma vez que optimiza a dissipa o de pot ncia sem degradar o desempenho. Este artigo tem como objetivo implementar, analisar e comparar os v rios recursos de pot ncia utilizando t cnicas de clock gating para o desenho de Huffman numa biblioteca de 130 nm. A tecnologia utilizada neste trabalho um circuito de rel gio fechado que utiliza diferentes tipos de rel gio fechado para obter o melhor desempenho para o projeto Huffman. O circuito de rel gio fechado utilizado para controlar o circuito codificador e descodificador. Os resultados do projeto mostram que a utiliza o da t cnica de clock gating baseada em AND melhor do que a t cnica de clock gating baseada em latch. Reduz mais a pot ncia e a rea do que o clock gating baseado em latches. O projeto de Huffman proposto implementado utilizando metodologias de projeto ASIC com uma biblioteca tecnol gica de 130 nm. A arquitetura do projeto Huffman foi criada utilizando a linguagem Verilog HDL, Quartus II 11.1 Web Edition (32-Bit). A simula o efectuada utilizando o ModelSim-Altera10.0c (Quartus II 11.1) Starter Edition.
ThriftBooks sells millions of used books at the lowest
everyday prices. We personally assess every book's quality and offer rare, out-of-print treasures. We
deliver the joy of reading in recyclable packaging with free standard shipping on US orders over $15.
ThriftBooks.com. Read more. Spend less.